Synopsys, Inc. a annoncé sa nouvelle IP d'unité de traitement neuronal (NPU) et sa chaîne d'outils qui offrent la performance et le support pour les modèles de réseaux neuronaux les plus récents et les plus complexes. Les IP NPU Synopsys DesignWare® ARC® NPX6 et NPX6FS répondent aux exigences de calcul en temps réel avec une consommation d'énergie ultra-faible pour les applications d'IA. Pour accélérer le développement de logiciels d'application pour l'ARC NPX6 NPU IP, le nouveau DesignWare ARC MetaWare MX Development Toolkit fournit un environnement de compilation complet avec un partitionnement automatique des algorithmes de réseaux neuronaux pour maximiser l'utilisation des ressources.

Réponses en temps réel avec des processeurs neuronaux évolutifs : Les systèmes avancés d'aide à la conduite (ADAS), la surveillance, les téléviseurs et caméras numériques et d'autres applications d'IA émergentes qui mettent en œuvre des modèles de réseaux neuronaux complexes exigent de plus en plus de ressources de calcul et de mémoire, souvent pour des fonctions critiques pour la sécurité. Pour répondre à l'éventail des exigences des applications, l'ARC NPX6 NPU IP : évolue de 4K à 96K MAC ; fournit, en une seule instance, jusqu'à 250 tera opérations par seconde (TOPS) à 1.3 GHz sur des processus 5nm dans les pires conditions, ou jusqu'à 440 TOPS en utilisant de nouvelles fonctions de sparsité, qui peuvent augmenter les performances et réduire les demandes d'énergie de l'exécution d'un réseau neuronal ; intègre des fonctions de connectivité matérielle et logicielle qui permettent la mise en œuvre de plusieurs instances NPU pour atteindre jusqu'à 3 500 TOPS de performance sur un seul SoC ; Offre des performances plus de 50 fois supérieures à celles de la configuration maximale de l'IP du processeur ARC EV7x ; propose une prise en charge optionnelle de la virgule flottante 16 bits dans le matériel de traitement neuronal, ce qui maximise les performances de la couche et simplifie la transition des GPU utilisés pour le prototypage de l'IA vers des SoC optimisés en termes de puissance et de surface pour les gros volumes. L'IP NPU NPX6FS de DesignWare ARC répond à des exigences strictes en matière de détection aléatoire des défaillances matérielles et de flux de développement de sécurité fonctionnelle systématique pour atteindre une conformité à la norme ISO 26262 ASIL D.

Les processeurs, accompagnés d'une documentation de sécurité complète, présentent des mécanismes de sécurité dédiés pour la conformité à la norme ISO 26262 et répondent aux exigences de criticité mixte et de virtualisation des architectures zonales de nouvelle génération. DesignWare ARC NPX6 NPU IP, NPX6FS NPU IP et MetaWare MX Development toolkit sont disponibles pour les clients principaux à partir du 19 avril 2022.